연산 증폭기 입력 오프셋 전압
회로
옵 _보프어떤 연산 증폭기 회로를 구축,그 입력에 0 볼트를 적용,당신은 출력에서 무엇을 기대합니까? 당신이 0 의 볼트를 말하고 싶은 유혹이 되더라도,실제로 그것의 산출에 존재하는 과실 전압이 있습니다. 이 오류의 원인은 무엇입니까? 연산 증폭기의 내부 트랜지스터 및 저항의 여러 불균형으로 오류를 다시 추적 할 수 있습니다. 회로 설계에서 이를 설명하기 위해 순 에러는 연산 증폭기의 입력 단자와 직렬로 오프셋 전압으로 모델링됩니다. 어떻게 당신의 회로에 영향을 미칠 것인가? 즉 연산 앰프 자체와 회로 설계에 따라 달라집니다.
입력 오프셋 전압
입력 오프셋 전압은 마이크로 볼트에서 밀리 볼트까지 다양하며 극성이 될 수 있습니다. 일반적으로 바이폴라 연산 암페어는 오프셋 전압이 더 낮습니다.
하지만 잠깐,더 많은 문제가 있습니다. 입력 오프셋 전압은 온도 변화에 따라 변경 될 것입니다. 이 오류는 온도의 선형 함수이며 다음에 의해 정의됩니다
이 문제를 해결하는 데 도움이되는 몇 가지 방법이 있습니다.)
의 전압에 대한 25 자외선/도 기음,이상 드리프트는 무엇인가,말 티=10 도 기음?
2018 년 11 월 1 일(토)~12 월 1 일(일)~12 월 1 일(일)~12 월 1 일(일)~12 월 1 일(일)~12 월 1 일(일)~12 월 1 일(일)~12 월 1 일(일)~12 월 1 일(일)
이것은 당신의 온도 센서 회로에 심각한 오류를 추가 할 수 있습니다! 그러나,전체 오류 예산을 알고,당신은 대상 회로 성능을 충족하기에 충분히 낮은 오프셋 드리프트와 연산 증폭기를 선택할 수 있습니다.
오프셋 전압을 갖는 증폭기
오프셋 전압은 연산 증폭기 입력 단자 중 하나와 직렬로 모델링됩니다. 어느 것? 두 입력 모두 순효과가 동일하지만,양수(브이+)입력과 직렬로 순효과를 분석하는 것이 훨씬 쉽습니다. 왜? 이 회로는 반전되지 않는 증폭기 구성과 같습니다. 이 회로에 대한 분석은 간단합니다.
잠시 동안 회로를 무시하면 회로(위 그림)가 반전 증폭기 또는 비 반전 증폭기입니까? 대답은’예,둘 다! 입력 신호 소스를 0 볼트(단락)로 설정하면 반전 및 비 반전 증폭기가 동일하게 보입니다. 오프셋 전압에 대한 분석은 증폭기 구성과 무관합니다. 을 예측할 수 있는 오류 출력에서 Vo 방정식에 대한 비인버팅 증폭기
Vo_error=Voff(R2/R1+1)
어떤 위험이 방정식을 경고하는가? 회로에 큰 신호 이득이 있는 경우 앰프는 신호와 함께 오차를 증가시킵니다.
회로 인사이트는 연산 _보프의 시뮬레이션을 실행한다.시르 전압원은 오프셋 전압을 모델링합니다. 이 문제를 해결하려면 다음 단계를 수행하십시오. 위의 방정식에 의해 예측 된대로 출력 오류는 무려 11 뮤직 비디오에 충돌됩니다. 다른 이득 및/또는 오프셋 전압을 선택하십시오. 시뮬레이션을 실행합니다. 예상했던 출력 오류가 있습니까?
오프셋 조정
입력 오프셋 전압의 효과를 0 으로 조정해야합니까? 전위차계 및 저항을 추가하십시오.(연산 증폭기 입력 오프셋 조정 참조)
입력 바이어스 전류
입력 오프셋 전압은 연산 증폭기 입력의 유일한 오류가 아닙니다. 입력 스테이지는 트랜지스터로 만들어져 작동을 위해 유한 한 양의 바이어스 전류가 필요합니다. 위의 회로는 바이어스가 무시할 만하다고 가정합니다. 그러나 실제 연산 앰프에는 바이어스 전류가 있습니다. 좋은 소식은 이러한 오류를 최소화하고 취소하는 데 사용할 수있는 영리한 기술이 있다는 것입니다.
(연산 앰프 입력 바이어스 전류 참조)
스파이스 파일
파일을 다운로드하거나이 넷리스트를*가있는 텍스트 파일로 복사하십시오.확장.